JPEG2000 EBCOT编码器的 VLSI结构设计
- 1. 清华大学 微电子学研究所 , 北京 100084; 2. 清华大学 电子工程系 , 北京 100084; 3. 北京航空航天大学 电子工程系 , 北京 100083
VLSI Architecture of EBCOT Encoder for JPEG2000
- 1. Institute of Microelectronics, Tsinghua University, Beijing 100084, China;
2. Department of Electronic Engineering, Tsinghua University, Beijing 100084, China;3. Department of Electronic Engineering , BU AA University, Beijing 100083, China
摘要: 采用并行运算和动态内存控制 DMC(dynamic memory control)的结构完成了 EBCOT(embedded block coding with optimized truncation)编码器的 V LSI设计. 在保证编码速度的前提下 ,最 大限度降低了片内存储器的访问频率 ,同时将片内小波系数缓存量减少了 60% 以上. 在 200 M Hz 的工作主频下 ,每秒可以完成 20帧分辨率为 1 024× 1 024× 24比特图像的 JPEG2000编码 . 该 EBCO T编码器已经作为单独的 IP核应用于目前正在开发的 JPEG2000图像编解码芯片中 .
中图分类号: